16核芯支持DDR4 ARM處理器再次叫板Intel
太平洋電腦網(wǎng) 發(fā)表于:12年11月05日 09:55 [轉(zhuǎn)載] 太平洋電腦網(wǎng)
ARM CoreLink系統(tǒng)IP使用較低的延遲、較低功率的互連、多通道內(nèi)存控制器,釋放高性能ARM Cortex處理器的潛力,并實(shí)現(xiàn)一致的虛擬化SoC設(shè)計(jì),以輕松支持多個(gè)軟件領(lǐng)域。相比之前上代CCI-400最多支持八個(gè)核芯,CoreLink CCN-504最多支持16個(gè)核芯。
CoreLink CCN-504
此次公開(kāi)的ARM的CoreLink CCN-504 Cache Coherent Network(緩存連接網(wǎng)絡(luò)技術(shù)),為服務(wù)器和網(wǎng)絡(luò)設(shè)備的企業(yè)應(yīng)用提供了最優(yōu)化的系統(tǒng)架構(gòu)解決方案。能夠應(yīng)對(duì)數(shù)據(jù)中心未來(lái)10年到15年內(nèi)對(duì)高能源利用率的要求。
A15
CoreLink CCN-504最大1TB/s的系統(tǒng)帶寬,對(duì)采用Cortex-A15 MPCore處理器以及未來(lái)64位處理器的開(kāi)發(fā)設(shè)計(jì)者來(lái)說(shuō),意味著更優(yōu)化多核芯處理器企業(yè)解決方案。
CoreLink CCN-504是該系列的首個(gè)版本,能夠優(yōu)化ARM Cortex系列處理器,支持現(xiàn)有的高端Cortex-A15 MPCore處理器以及未來(lái)的64位的ARMv8架構(gòu)處理器,在提高能源效率上也有所提升。
CoreLink CCN-504
此外CoreLink CCN-504集成了16M的3級(jí)緩存,能夠提升工作負(fù)載能力。而且支持DDR3以及未來(lái)的DDR4內(nèi)存,CoreLink CCN-504集成了DMC-520動(dòng)態(tài)內(nèi)存控制器,CoreLink DMC-520 提供了高速的內(nèi)存接口,支持DDR3、DDR3L以及DDR4動(dòng)態(tài)隨機(jī)存儲(chǔ)。一些企業(yè)RAS特性的技術(shù)例如ECC for x72 DRAM、TrustZone、End to End QoS也集成在里面。
公司簡(jiǎn)介 | 媒體優(yōu)勢(shì) | 廣告服務(wù) | 客戶寄語(yǔ) | DOIT歷程 | 誠(chéng)聘英才 | 聯(lián)系我們 | 會(huì)員注冊(cè) | 訂閱中心
Copyright © 2013 DOIT Media, All rights Reserved. 北京楚科信息技術(shù)有限公司 版權(quán)所有.