近年來(lái)智能駕駛、數(shù)據(jù)中心、人工智能等大規(guī)模芯片應(yīng)用不斷涌現(xiàn),芯片公司的設(shè)計(jì)與驗(yàn)證團(tuán)隊(duì)持續(xù)面臨越來(lái)越大的設(shè)計(jì)規(guī)模和功能集成度所帶來(lái)的仿真性能和驗(yàn)證任務(wù)的復(fù)雜多樣性的挑戰(zhàn)。對(duì)于芯片公司而言,一方面,急需解決數(shù)十億門(mén)規(guī)模以上的設(shè)計(jì)如何在系統(tǒng)軟硬件驗(yàn)證階段,通過(guò)幾周到一個(gè)月的時(shí)間,快速的實(shí)現(xiàn)設(shè)計(jì)啟動(dòng),并獲取10MHz以上的仿真性能,從而在有效的時(shí)間內(nèi)執(zhí)行完軟硬件協(xié)同調(diào)試任務(wù);另一方面,也渴望更早開(kāi)始以更快的速度執(zhí)行更為復(fù)雜的應(yīng)用軟件,例如20MHz以上甚至高達(dá)100MHz,以進(jìn)行更為廣泛的系統(tǒng)測(cè)試和量產(chǎn)軟件開(kāi)發(fā)。

合見(jiàn)工軟創(chuàng)新的高性能全場(chǎng)景驗(yàn)證專(zhuān)用硬件系統(tǒng)UVHS,以全國(guó)產(chǎn)自研的硬件系統(tǒng)設(shè)計(jì)與核心EDA工具鏈,成功實(shí)現(xiàn)了單一系統(tǒng)可以根據(jù)驗(yàn)證任務(wù)的不同,在不同性能要求、接口方案的使用模式和應(yīng)用場(chǎng)景之間進(jìn)行靈活切換以及設(shè)計(jì)數(shù)據(jù)與環(huán)境的平滑移植,輕松解決了其他已有方案里切換模式的跨度大、難度高、效率低、時(shí)間久的難題。同時(shí),UVHS級(jí)聯(lián)系統(tǒng)支持多用戶(hù)、多主機(jī)。例如在同一系統(tǒng)內(nèi),可以多用戶(hù)同時(shí)混合使用原型驗(yàn)證模式與硬件仿真模式,且性能具備與全單一模式一樣高效的優(yōu)勢(shì),由此實(shí)現(xiàn)更高效、靈活的軟硬件協(xié)同仿真,助力大規(guī)模ASIC/SoC驗(yàn)證項(xiàng)目的快速收斂。

UVHS的領(lǐng)先技術(shù)

?業(yè)界領(lǐng)先的性能:原型驗(yàn)證模式性能高達(dá)20MHz~100MHz,硬件仿真模式性能高達(dá)10MHz~20MHz,智能的集成編譯軟件UVHS Compiler內(nèi)置先進(jìn)的時(shí)序分析引擎,作為合見(jiàn)工軟核心自主自研技術(shù),可很大程度獲取驗(yàn)證專(zhuān)用FPGA陣列硬件系統(tǒng)的峰值性能

?穩(wěn)定可靠的大容量級(jí)聯(lián)系統(tǒng):已實(shí)際商業(yè)化部署、穩(wěn)定運(yùn)行的級(jí)聯(lián)系統(tǒng)所支持的單一設(shè)計(jì)規(guī)模輕松突破60億門(mén)

?高效的一體化解決方案:集成自主研發(fā)的UVHS Compiler和Runtime軟件,幫助用戶(hù)快速定位調(diào)試,優(yōu)化用戶(hù)設(shè)計(jì)輸入、約束和流程,加速RTL to running system的迭代能力,相對(duì)于傳統(tǒng)方案,能縮短設(shè)計(jì)啟動(dòng)時(shí)間40%~60%

?增強(qiáng)的調(diào)試迭代效率:運(yùn)行過(guò)程使能全信號(hào)可見(jiàn)模式能夠直接生成波形,無(wú)需重新編譯,大幅改善調(diào)試效率

?支持UPF低功耗設(shè)計(jì)與動(dòng)態(tài)功耗分析

?支持基于DPI-C的 System C testbench

?支持和虛擬平臺(tái)進(jìn)行混合仿真驗(yàn)證:更早開(kāi)始進(jìn)行軟件開(kāi)發(fā)和軟硬件架構(gòu)探索,實(shí)現(xiàn)左移

?豐富的接口子卡、高速接口速率適配器、虛擬接口模型和存儲(chǔ)模型,如PCIe Gen5,Ethernet,MIPI,DDR5,HBM3等等,適配各種使用模式下的接口驗(yàn)證需求

“硬件仿真加速工具與原型驗(yàn)證工具在運(yùn)行性能、調(diào)試效率、使用便利性等主要功能上各有優(yōu)缺點(diǎn),業(yè)界一直在追求這幾項(xiàng)指標(biāo)的最優(yōu)解。得益于我們世界級(jí)的技術(shù)專(zhuān)家與EDA研發(fā)團(tuán)隊(duì),合見(jiàn)工軟研發(fā)的UVHS硬件平臺(tái)將這兩類(lèi)產(chǎn)品融合起來(lái),致力于同時(shí)發(fā)揮它們的最大優(yōu)勢(shì)。”合見(jiàn)工軟首席技術(shù)官賀培鑫表示,“我們把EDA界最先進(jìn)的時(shí)序分析算法融入到FPGA流程中來(lái),從另一個(gè)維度帶來(lái)性能的突破。同時(shí)我們開(kāi)發(fā)了很多易用的使用模式,幫助用戶(hù)提升調(diào)試的效能。而且即使在超大規(guī)模量級(jí)的系統(tǒng)上, UVHS也能高性能地穩(wěn)定運(yùn)行。我們的目標(biāo)是讓用戶(hù)節(jié)省時(shí)間,提高項(xiàng)目效率,快速把產(chǎn)品推向市場(chǎng)。作為UVHS產(chǎn)品的技術(shù)負(fù)責(zé)人, 我誠(chéng)邀大家來(lái)共同探索UVHS,體驗(yàn)這一高速高效高能高易用性的創(chuàng)新性產(chǎn)品,相信它會(huì)成為您產(chǎn)品成功之路上的得力助手?!?/p>

客戶(hù)評(píng)價(jià):

中興微電子有線系統(tǒng)部部長(zhǎng)賀志強(qiáng): “合見(jiàn)工軟的高性能原型驗(yàn)證平臺(tái)UV APS已在中興通訊的多個(gè)項(xiàng)目中得到成功部署,并在我們的各個(gè)工程團(tuán)隊(duì)中收到了積極的反饋。我們非常高興地看到,基于成熟的軟硬件系統(tǒng)架構(gòu),合見(jiàn)工軟推出了高效能的全場(chǎng)景驗(yàn)證硬件系統(tǒng)UVHS。該產(chǎn)品為我們?cè)谲浻布f(xié)同驗(yàn)證方面所面臨的性能和調(diào)試挑戰(zhàn)提供了一個(gè)優(yōu)異的解決方案。

“在我們的項(xiàng)目中,經(jīng)常會(huì)在硬件加速器上執(zhí)行一些長(zhǎng)軟件測(cè)試用例,所以運(yùn)行性能和快速定位問(wèn)題的能力是我們的必須要求。UVHS的高效定位調(diào)試功能對(duì)我們非常有用,結(jié)合全信號(hào)可見(jiàn)能力,能夠幫我們迅速找到問(wèn)題根因,其在多個(gè)項(xiàng)目中展示了出色的效果。我們期待在未來(lái)的合作中看到UVHS的更廣泛應(yīng)用,以提高生產(chǎn)效率并加速項(xiàng)目的完成?!?/p>

清華大學(xué)集成電路學(xué)院副教授、上海清華國(guó)際創(chuàng)新中心集成電路研究平臺(tái)副主任何虎:“在我校及上海清華創(chuàng)新中心的多個(gè)項(xiàng)目課題中,合見(jiàn)工軟的UVHS 全場(chǎng)景驗(yàn)證硬件系統(tǒng)已經(jīng)得到了廣泛的部署應(yīng)用,該產(chǎn)品的靈活多模式非常符合我們各個(gè)課題組多變和復(fù)雜的使用場(chǎng)景。

”我們很多芯片項(xiàng)目比較前沿,對(duì)硬件和軟件的驗(yàn)證都有很高的要求。在一些芯片硬件開(kāi)發(fā)為主的場(chǎng)景下,RTL調(diào)試尤為重要,UVHS的硬件加速(Emulation)模式可以高效而準(zhǔn)確地幫我們找到問(wèn)題溯因;而在另一些諸如人工智能算法上層軟件棧的開(kāi)發(fā)階段,我們需要以更快的運(yùn)行速度來(lái)跑軟硬件協(xié)同測(cè)試,這種情況下我們會(huì)用到原型驗(yàn)證(Prototyping)模式。UVHS一體化的解決方案不僅提高了我們各個(gè)實(shí)驗(yàn)室的工作效率,也極大地優(yōu)化了研究和開(kāi)發(fā)流程,在我校和中心各實(shí)驗(yàn)室中具有極高的實(shí)用價(jià)值。

“作為開(kāi)拓性的研究機(jī)構(gòu),我們致力于建立高水平的芯片前沿研究和應(yīng)用工程開(kāi)發(fā)平臺(tái),探索研發(fā)創(chuàng)新示范體系,產(chǎn)出一批具有前沿引領(lǐng)意義和重大國(guó)際影響的標(biāo)志性成果,以打破國(guó)外企業(yè)壟斷地位。我們非常樂(lè)于與合見(jiàn)工軟深度合作,面向工業(yè)界提供一體化的創(chuàng)新型方案?!?/p>

燧原科技創(chuàng)始人兼COO張亞林:“我們與合見(jiàn)工軟有著長(zhǎng)期的合作關(guān)系。在之前的AI項(xiàng)目中,我們已經(jīng)成功地部署了合見(jiàn)的APS原型驗(yàn)證技術(shù)。目前,新一代的UVHS全場(chǎng)景驗(yàn)證硬件系統(tǒng)也在我們最新的AI芯片開(kāi)發(fā)項(xiàng)目中得到了應(yīng)用。該產(chǎn)品在多種復(fù)雜軟件驅(qū)動(dòng)的驗(yàn)證場(chǎng)景中性能表現(xiàn)出色,效率極高。這不僅有助于我們?cè)谟布?yàn)證過(guò)程中快速定位調(diào)試,還能顯著縮短AI算法軟件的開(kāi)發(fā)周期,從而加速產(chǎn)品上市時(shí)間。

”我們擁有多種硬件驗(yàn)證平臺(tái),其中原型驗(yàn)證和硬件加速仿真都是高頻需求。UVHS能夠同時(shí)支持這兩種模式,并且可以動(dòng)態(tài)地切換和混合使用,這對(duì)我們?cè)陟`活配置平臺(tái)資源方面提供了巨大的便利。

此外,UVHS還能與合見(jiàn)工軟的V-Builder/vSpace虛擬原型平臺(tái)進(jìn)行集成。這一特性能在項(xiàng)目的早期階段就協(xié)助我們進(jìn)行AI軟件工具鏈的開(kāi)發(fā),對(duì)整個(gè)項(xiàng)目的左移具有重要意義?!?/p>

全場(chǎng)景驗(yàn)證硬件系統(tǒng)UVHS是合見(jiàn)工軟更廣泛的數(shù)字EDA產(chǎn)品組合的重要產(chǎn)品之一,為合見(jiàn)工軟多維演進(jìn)的產(chǎn)品戰(zhàn)略打下了堅(jiān)實(shí)的基礎(chǔ)。結(jié)合UniVista V-Builder/vSpace虛擬原型、數(shù)字仿真器、驗(yàn)證管理等產(chǎn)品,已全面覆蓋從早期虛擬架構(gòu)設(shè)計(jì)建模、中期硬件仿真加速、中期子系統(tǒng)級(jí)軟件到后期全芯片級(jí)原型驗(yàn)證的芯片驗(yàn)證全流程的全場(chǎng)景需求。目前合見(jiàn)工軟驗(yàn)證產(chǎn)品已實(shí)現(xiàn)了在HPC、AI加速卡、GPU、ADAS、DPU等領(lǐng)域的國(guó)內(nèi)頭部IC企業(yè)中的成功部署應(yīng)用,在數(shù)字芯片EDA工具的高端市場(chǎng)上,全面展示了合見(jiàn)工軟公司產(chǎn)品的強(qiáng)大技術(shù)實(shí)力和對(duì)客戶(hù)的支持能力。

分享到

xiesc

相關(guān)推薦