HyperTransport連接技術規(guī)格特性總結
AMD的節(jié)能6核皓龍微處理器將配置3MB的二級緩存(每個內(nèi)核512KB)、6MB的三級緩存、2個HyperTransport 1連接、雙通道DDR3(支持PC3-8500內(nèi)存)、低電壓DDR3和4列DIMM。這些芯片將兼容C32插槽(LGA 1207)、C1E, Cool Speed、Precision Thermal Monitor、Remote Power Management Interface、DDPM、AMD CoolCore、Enhanced AMD PowerNow! Technology、AMD Wide Floating Point Accelerator、AMD Memory Optimizer Technology、AMD Balanced Smart Cache、AMD-Vc、EVP和OPMA等技術。
在2010年,皓龍6000(CPU代號Magny-Cours<馬尼-庫爾>,平臺代號Maranello)與4000(CPU代號Lisbon,平臺代號分別是面向高性能的San Marino和面向低功耗市場的Adelaide)平臺將是AMD在企業(yè)計算市場中的主力,而到2011年,將全面進化到32nm生產(chǎn)工藝,并且將出現(xiàn)12/16核的Interlagos來代替Maranello,6/8核心的Valencia代替Lisbon)