甲骨文重 溫SparcT路線圖 T5將采用16核、28nm

SPARC路線圖

現(xiàn) 有的代號(hào)為"Rainbow Falls "的SPARC T3 c芯片,具有16核且每核8個(gè)線程,主頻為1.65 GHz,采用了Sun的40納米工藝,并由現(xiàn)在甲骨文的晶片合作伙伴臺(tái)灣半導(dǎo)體制造公司生產(chǎn)。在Sun的原始路線圖上,一款2.5 GHz、40納米的"Yosemite Falls"將在2011年問世,然后是將在2012年發(fā)布的3 GHz 、4核或16核芯片,代號(hào)為"Yellowstone Falls"和"Cascade Falls"。Yosemite Falls、Yellowstone Fall和 Cascade Falls都將采用代號(hào)為VT的新內(nèi)核。

IBM將為德國(guó)搭建3千萬億次超級(jí)計(jì)算機(jī)

德國(guó)巴伐利亞科學(xué)院正式宣布,他們已簽約IBM建造一個(gè)超級(jí)計(jì)算機(jī),擬在2012年完成,其運(yùn)算速度將多達(dá)3 petaflop(petaflop表示每秒進(jìn)行千萬億次浮點(diǎn)運(yùn)算),并有可能成為世界上最強(qiáng)大的超級(jí)計(jì)算機(jī)。

此計(jì)算機(jī)被命名為SuperMUC,將由該學(xué)院位于德國(guó)Garching的萊布尼茨超級(jí)計(jì)算中心(Leibniz Supercomputing Centre)運(yùn)作,歐洲科研人員可將其用于探索醫(yī)學(xué)、天體物理學(xué)及其他科學(xué)學(xué)科的新領(lǐng)域(MUC后綴來源于Munich airport code)。 (詳細(xì)

Intel描繪HPC的多核與眾核藍(lán)圖

在2010年的國(guó)際超級(jí)計(jì)算機(jī)會(huì)議上有很多關(guān)于多核架構(gòu)與億億次級(jí)計(jì)算的討論–這兩個(gè)主題似乎是密切關(guān)聯(lián)的。但隨著各種團(tuán)體迅猛的朝著這個(gè)億億次級(jí)里程碑邁進(jìn),可以明確的是x86多核CPU的自然發(fā)展不會(huì)使業(yè)界離這個(gè)目標(biāo)太遠(yuǎn)。眾核GPGPU(通用GPU),另一方面也顯現(xiàn)出是一種切實(shí)可行的實(shí)現(xiàn)億億級(jí)計(jì)算的途徑。那么Intel的"少GPU"技術(shù)意味著什么呢?

簡(jiǎn)言之,Intel對(duì)GPGPU的回應(yīng)是它的新超多核心架構(gòu)(MIC)。 MIC是今年夏天在德國(guó)召開的國(guó)際超級(jí)計(jì)算機(jī)會(huì)議(ISC`10)上提出的,是Larrabee技術(shù)的再利用,該技術(shù)原先是Intel為高端顯卡和虛擬化市場(chǎng)而開發(fā)的。當(dāng)Intel發(fā)現(xiàn)努力的結(jié)果并不能帶來與NVIDIA及AMD發(fā)布的GPU的競(jìng)爭(zhēng)力時(shí),于是就放棄了該計(jì)劃,并將技術(shù)加以改造成為一種 HPC加速器。 (詳細(xì)

 

 

 

分享到

zhabin

相關(guān)推薦