為支持SXT240T器件,賽靈思還推出了浮點(diǎn)運(yùn)算(FPO)IP內(nèi)核 4.0版。新版FPO IP內(nèi)核優(yōu)化使用25 x 18 位的DSP邏輯片來(lái)完成浮點(diǎn)乘法運(yùn)算,所需的資源僅為此前版本的一半。SXT240T 器件和FPO IP 內(nèi)核相結(jié)合可以為高性能計(jì)算、醫(yī)療成像和國(guó)防應(yīng)用提供超過(guò)190 GFLOPS單精度浮點(diǎn)DSP性能。如此高的DSP性能使 SXT240T 的單精度浮點(diǎn)乘法運(yùn)算能力比競(jìng)爭(zhēng)器件高出63%,單精度浮點(diǎn)加法運(yùn)算能力高出125%。
"SX240T 器件實(shí)現(xiàn)了邏輯、存儲(chǔ)器、信號(hào)處理和高速GTP串行收發(fā)器之間的最佳結(jié)合,從而可以滿足先進(jìn)DSP應(yīng)用的高性能需求。"賽靈思公司產(chǎn)品開發(fā)副總裁Steve Douglass說(shuō),"作為唯一提供內(nèi)建PCI Express® 端點(diǎn)和三模式Ethernet MAC模塊的FPGA系列,Virtex-5進(jìn)一步優(yōu)化了成本并使功耗進(jìn)一步降低。"
XtremeDSP工具
設(shè)計(jì)人員可以利用XtremeDSP解決方案開發(fā)工具包(包括 System Generator for DSP 和AccelDSPTM 綜合工具)創(chuàng)建使用SXT240T 的DSP設(shè)計(jì)。利用這些工具,可以方便地將利用The MathWorksTM公司受歡迎的MATLAB® 和 Simulink® DSP 建模環(huán)境開發(fā)的DSP算法在FPGA硬件中實(shí)現(xiàn)。System Generator for DSP 為賽靈思在Simulink 環(huán)境中提供了優(yōu)化的DSP 模塊組、網(wǎng)表生成和硬件在環(huán)協(xié)同仿真(hardware-in-the-loop co-simulation)插件。AccelDSP綜合工具進(jìn)一步擴(kuò)展了這些能力,還包括了定點(diǎn)轉(zhuǎn)換、設(shè)計(jì)試探以及浮點(diǎn)MATLAB算法RTL生成功能。
價(jià)格和供貨情況
客戶現(xiàn)在就可以利用最新的ISE 10.1.01設(shè)計(jì)套件開始為下一代產(chǎn)品進(jìn)行基于SXT240T 的設(shè)計(jì)。器件的最初樣品將于2008年第3季度提供,并有望于第4季度實(shí)現(xiàn)全面量產(chǎn)。這些器件的價(jià)格現(xiàn)在就可提供;客戶可以聯(lián)絡(luò)賽靈思授權(quán)代表獲得報(bào)價(jià)。浮點(diǎn)運(yùn)算IP內(nèi)核V4.0作為ISE10.1.01設(shè)計(jì)套件中內(nèi)核生成器(Core Generator)系統(tǒng)標(biāo)準(zhǔn)IP庫(kù)的一部分向客戶免費(fèi)提供。